• packageimg
packageimg

CY37512P208-100NI

CMOS technology used in the manufacturing of this 512-cell EE PLD with 12ns speed

在庫:9,519

  • 90日間のアフター保証
  • 365日の品質保証
  • 正規品保証
  • 7*24時間サービス検疫

クイックお問い合わせ

RFQを提出してください CY37512P208-100NI またはメールでご連絡ください: Email: [email protected], 12時間以内にご連絡させていただきます。

概要 CY37512P208-100NI

General DescriptionThe Ultra37000™ family of CMOSCPLDs provides a range of high-density programmable logic solutions with unparalleled system performance. The Ultra37000 family is designed to bring the flexibility, ease of use, and performance of the 22V10 to high-density CPLDs. The architecture is based on a number of logic blocks that are connected by a Programmable Interconnect Matrix (PIM).

主な特長

  • In-System Reprogrammable™ (ISR™) CMOS CPLDs
  • — JTAG interface for reconfigurability
  • — Design changes do not cause pinout changes
  • — Design changes do not cause timing changes
  • High density
  • — 32 to 512 macrocells
  • — 32 to 264 I/O pins
  • — Five dedicated inputs including four clock pins
  • Simple timing model
  • — No fanout delays
  • — No expander delays
  • — No dedicated vs. I/O pin delays
  • — No additional delay through PIM
  • — No penalty for using full 16 product terms
  • — No delay for steering or sharing product terms
  • 3.3V and 5V versions
  • PCI-compatible[1]
  • Programmable bus-hold capabilities on all I/Os
  • Intelligent product term allocator provides:
  • — 0 to 16 product terms to any macrocell
  • — Product term steering onan individual basis
  • — Product term sharing among local macrocells
  • Flexible clocking
  • — Four synchronous clocks per device
  • — Product term clocking
  • — Clock polarity control per logic block
  • Consistent package/pinout offering across all densities
  • — Simplifies design migration
  • — Same pinout for 3.3V and 5.0V devices
  • Packages
  • — 44 to 400 leads in PLCC, CLCC, PQFP, TQFP, CQFP, BGA, and Fine-Pitch BGA packages
  • — Lead(Pb)-free packages available

仕様

以下は、選択された部品の特性やカテゴリーに関する基本的なパラメータである。

Product Category CPLD - Complex Programmable Logic Devices Series CY37512P208
Mounting Style SMD/SMT Package / Case PQFP-208
Operating Supply Voltage 5 V Number of Macrocells 512
Number of I/Os 165 I/O Supply Voltage - Max 5.5 V
Supply Voltage - Min 4.5 V Minimum Operating Temperature - 40 C
Maximum Operating Temperature + 85 C Maximum Operating Frequency 100 MHz
Propagation Delay - Max 12 ns Brand Infineon / Cypress
Height 3.4 mm Length 28 mm
Memory Type EEPROM Number of Gates 15000
Number of Logic Array Blocks - LABs 32 Product Type CPLD - Complex Programmable Logic Devices
Subcategory Programmable Logic ICs Width 28 mm

保証と返品

保証、返品、および追加情報

  • QAと返品ポリシー

    部品の品質保証: 365 日

    返品・返金:90日以内

    返品・交換:90日以内

  • 配送と梱包

    配送: たとえば、FedEx、SF、UPS、または DHL.UPS、または DHL。

    部品のパッケージング保証: 100% ESD 帯電防止保護を特徴とする当社のパッケージングには、高い靭性と優れた緩衝機能が組み込まれています。

  • 支払い

    たとえば、VISA、MasterCard、UnionPay、Western Union、PayPal などのチャネルです。

    特定の支払いチャネルの好みや要件がある場合は、当社の営業チームにご連絡ください。